当前位置: 首页 > 一种基于CPU+CPLD实现FPGA程序远程升级加载的方法
一种基于CPU+CPLD实现FPGA程序远程升级加载的方法
发布时间:2019-09-04

申请(专利)号:CN201910411158.0

申请日:2019.05.17

申请公布号:CN110196726A

公开公告日:2019.09.03

主分类号:G06F8/65(2018.01)I

分类号:G06F8/65(2018.01)I;

摘要:一种基于CPU+CPLD实现FPGA程序远程升级加载的方法,通过CPU控制代码更新,当FPGA加载失败后,CPU还能重新启动代码更新流程,实现第2次重复加载操作,电路简单,可靠,不升级时上电加载速度快,且不占用CPU资源。该方法解决了一般FPGA的在线升级加载方式使用PS模式或者GPIO模拟JTAG模式,需要占用CPU的资源,且加载速度慢,导致很多设备开机耗时久等缺点。

申请权利人:江西山水光电科技股份有限公司;

发明设计人:朱金元; 肖光伟;